专利摘要:
Schaltungsanordnung zum Empfang von Spread-Spectrum-Signalen, insbesondere GPS-Signalen (Global-Positioning-System), mit einem regelbaren Verstärker, einem diesem nachgeschalteten Analog-Digital-Wandler, einer zwischen einem Magnitude-Wandlerausgang, der dann ein Signal liefert, wenn die höchste Entscheidungsschwelle des Wandlers überschritten wird, oder alternativ, wenn die niedrigste Entscheidungsschwelle unterschritten wird, und einem Steuereingang des steuerbaren Verstärkers vorgesehenen Rückkopplungsschleife und einem in der Rückkopplungsschleife vorgesehenen Schleifenfilter, welches eine Kapazität aufweist, welche je nach am Magnitude-Ausgang auftretenden Signal (Null oder Eins) geladen oder entladen wird.
公开号:DE102004006037A1
申请号:DE200410006037
申请日:2004-02-06
公开日:2004-08-19
发明作者:Niels Gabriel;Andreas Wichern
申请人:Philips Intellectual Property and Standards GmbH;
IPC主号:G01S1-00
专利说明:
[0001] Schaltungsanordnung zum Empfang von Spread-Spectrum-Signalen
[0002] Beim Empfang von Spread-Spectrum-Signalen(hier: Signale des GPS-Navigationssystems) besteht die Notwendigkeit,das gewünschte,durch die Übertragungsmethodeim Hintergrundrauschen verborgene, Signal zu digitalisieren. Dieserfolgt meist als letzte Stufe in dem an die Empfangsantenne angeschlossenenEmpfänger(hier: integrierter Schaltung) nach entsprechender Frequenzumsetzungdes HF-Signales (GPS: 1,57542 GHZ) und Bandbegrenzung. Der dazubenötigteAD-Wandler braucht nur eine relativ geringe Auflösung von 1, 1.5 oder 2 Bit( eine, zwei oder drei Entscheidungsschwellen) aufzuweisen.
[0003] In einem weiteren IC wird das Signalwieder aus dem Rauschen extrahiert und zur Ermittlung der Positionbenutzt.
[0004] Wie Untersuchungen gezeigt haben,ist es füreine möglichstgute Unterdrückungvon dem Rauschen überlagertenStörsignalenim interessierenden Frequenzband dabei nötig, bei dem vorteilhaft verwendeten1.5-Bit Wandler einen bestimmten Prozentsatz von Samples über deroberen bzw. unteren Entscheidungsschwelle zu erhalten, d.h., dasEingangssignal, sei es das im Rauschen verborgene gewünschte GPS-Signalmit oder ohne zusätzlichen Störer, mussin seiner Amplitude so geregelt werden, dass die feste Entscheidungsschwelle(positiv wie negativ) überschrittenwird ( man kann natürlichauch die Amplitude konstant halten und die Entscheidungsschwellenachregeln), so dass man am Ausgang des AD-Wandlers einen bestimmtenProzentsatz von "Einsen" erhält.
[0005] Konventionellerweise wird dazu indem zweiten IC die Zahl der "Einsen" (oder Nullen, jenach Vereinbarung des logischen Zustandes) gezählt und über eine Verhältnisbildungein digitales Regelsignal gewonnen, welches dem ersten Empfängerbaustein (z.B. übereinen BUS) zugeführtwird. Dazu ist also Software und eine passende Schnittstelle nötig.
[0006] Die Erfindung beinhaltet eine einfacheanaloge Regelung, die ohne aufwendige softwaregesteuerte Zählung unddigitalen BUS auskommt, sondern komplett im ersten Empfängerbausteinimplementiert werden kann, so dass der Aufwand deutlich verringertwerden kann.
[0007] Der bei 1.5-Bit-Wandlung aus demhöherwertigen,sogenannten "MAG" (-nitude-Bit) – Ausgangaustretende Datenstrom von den Nullen und Einsen, die wie oben beschriebengewonnen werden, steuert eine einer Ladungspumpe vergleichbare Anordnung.Bei einer "Eins" wird ein Strom definierter Größe in einerKapazitätgeleitet, wohingegen bei einer "Null" ein Strom aus dieserabgezogen wird. Die überder Kapazitätsich einstellende Spannung steuert den regelbaren Verstärker. Sindzu- und abfließenderStrom z. B. gleich groß,wird die Verstärkung sichso einstellen, dass das Verhältnisvon Einsen und Nullen gleich groß ist; man kann über dasVerhältnisder Strömealso das Verhältnisvon Nullen und Einsen steuern und ggf. von außen beeinflussen- auch während desBetriebes. Die Größe von "C" steuert das zeitliche Verhalten derRegelung. Je größer dieKapazitätgewähltwird, umso langsamer wird die Verstärkung nachgeregelt.
[0008] Es versteht sich von selbst, dassein vergleichbarer Regelkreis auch mit Operatorsverstärkern undSpannungsquellen realisiert werden kann.
权利要求:
Claims (1)
[1] Schaltungsanordnung zum Empfang von Spread-Spectrum-Signalen,insbesondere GPS-Signalen (Global-Positioning-System), mit einemregelbaren Verstärker,einem diesem nachgeschalteten Analog-Digital-Wandler, einer zwischeneinem Magnitude-Wandlerausgang,der dann ein Signal liefert, wenn die höchste Entscheidungsschwelledes Wandlers überschrittenwird, oder alternativ, wenn die niedrigste Entscheidungsschwelleunterschritten wird, und einem Steuereingang des steuerbaren Verstärkers vorgesehenenRückkopplungsschleifeund einem in der Rückkopplungsschleifevorgesehenen Schleifenfilter, welches eine Kapazität aufweist,welche je nach am Magnitude-Ausgang auftretendem Signal (Null oderEins) geladen oder entladen wird.
类似技术:
公开号 | 公开日 | 专利标题
US9143157B1|2015-09-22|Dynamic gain switching digital to analog converter
ES2280901T3|2007-09-16|Subsistema receptor sigma-delta banda base multimodo integrado con atenuacion de interferencia y metodo de uso del mismo.
US6327313B1|2001-12-04|Method and apparatus for DC offset correction
US5212827A|1993-05-18|Zero intermediate frequency noise blanker
US6871055B2|2005-03-22|Direct conversion receiver, mobile radio equipment using the same, and RF signal receiving method
US7268715B2|2007-09-11|Gain control in a signal path with sigma-delta analog-to-digital conversion
JP3690889B2|2005-08-31|受信回路
US7433431B2|2008-10-07|Staggered AGC with digitally controlled VGA
JP4897825B2|2012-03-14|最適内蔵フィルタ関数を有するフィードフォワードシグマ−デルタad変換器
JP5313270B2|2013-10-09|低デューティサイクル信号を処理するために比較的高速に信号処理デバイスをイネーブルにするシステム及び方法
DE60209088T2|2006-08-03|Verfahren und Einrichtung zur kontinuierlichen Steuerung des dynamischen Bereichs eines Analog-Digital-Wandlers
TWI262684B|2006-09-21|Device for WLAN baseband processing with DC offset reduction
CN101090262B|2012-05-23|复数滤波器、调谐系统、接收器和调谐方法
US6765517B1|2004-07-20|Variable order sigma-delta modulator
US8095095B2|2012-01-10|Band switch control apparatus for intermediate frequency filter
US7486941B2|2009-02-03|Method and apparatus for dynamic gain and phase compensations
TWI262687B|2006-09-21|Direct digital conversion tuner and method for using same
US8149952B2|2012-04-03|Multi-mode receiver
US7409199B2|2008-08-05|Direct conversion receiver with DC offset compensation
US6975259B1|2005-12-13|Continuous-time delta-sigma ADC with programmable input range
US8559574B2|2013-10-15|System and method for adjacent channel power detection and dynamic bandwidth filter control
US6864817B1|2005-03-08|Signaling dependent adaptive analog-to-digital converter | system and method of using same
EP1374439B1|2009-12-02|Automatisches verstärkungsregelverfahren für einen hochintegrierten kommunikationsempfänger
US7522896B2|2009-04-21|Filter control method, signal processing circuit and integrated circuit for wireless receiver
EP1014566A2|2000-06-28|Zweimoden-Klasse-D-Verstärker
同族专利:
公开号 | 公开日
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
法律状态:
2008-12-24| 8139| Disposal/non-payment of the annual fee|
优先权:
申请号 | 申请日 | 专利标题
[返回顶部]